Funzionalità avanzate degli switch di livello 2

Documenti analoghi
Controllo di flusso negli switch IEEE 802.3x

Link Aggregation - IEEE 802.3ad

Controllo di flusso negli switch IEEE 802.3x

Link Aggregation - IEEE 802.3ad

Progettazione di reti locali basate su switch - Switched LAN

Priorità di traffico - IEEE 802.1p

Cenni sull architettura protocollare TCP/IP

Cenni sull architettura protocollare TCP/IP

Metro VLAN Switch e standard 802.1ad

Progettazione di reti locali con switch di livello 3

Progettazione delle dorsali in fibra ottica

Interconnessione di reti IP

Mobile IP Mobilità nelle reti IP Mario Baldi Politecnico di Torino

Argomenti della lezione

Tipi di errori e possibili cause sulle reti Ethernet

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Controllo e correzione degli errori

Il cablaggio strutturato degli edifici: cosa c e` ` di nuovo?

Codifica dei numeri interi positivi e negativi

Internet and Intranet Access

FONDAMENTI DI INFORMATICA. Prof. PIER LUCA MONTESSORO. Facoltà di Ingegneria Università degli Studi di Udine. Codifica del video

Esercizi di Addressing. Fulvio Risso Guido Marchetto

Architettura del processore. Modello di calcolatore. Caratteristiche del processore. Caratteristiche del processore. Fondamenti di Informatica

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Trasmissione bilanciata e amplificatore differenziale

Wireless LAN IEEE

Codifica dei segnali audio

FONDAMENTI DI INFORMATICA. Prof. PIER LUCA MONTESSORO. Facoltà di Ingegneria Università degli Studi di Udine. Compressione audio

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Shielding. E.M.I. Shield e Grounding: analisi applicata ai sistemi di cablaggio strutturato. Pier Luca Montessoro.

Tecniche di compressione senza perdita

Le reti Ethernet e IEEE 802.3

RETI DI CALCOLATORI II

Gestione della memoria di massa e file system

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

RETI DI CALCOLATORI. Prof. PIER LUCA MONTESSORO. Facoltà di Ingegneria Università degli Studi di Udine

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Gestione della memoria per sistemi multiprogrammati. Obiettivi. Partizioni fisse. Partizioni fisse. Fondamenti di Informatica

Memoria cache. Memoria cache. Miss e Hit. Problemi. Fondamenti di Informatica

Introduzione alla programmazione strutturata

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Scrivere il software. Scrivere il software. Interprete. Compilatore e linker. Fondamenti di Informatica

Le reti Ethernet e IEEE 802.3

IL CABLAGGIO STRUTTURATO DI CATEGORIA 6

Linguaggio C I puntatori

Linguaggio C Struct e union

Febbraio 1998 GIGABIT ETHERNET. Pietro Nicoletti. GIGABIT - 1 Copyright: si veda nota a pag. 2

Linguaggio C Debugging

Linguaggio C e sistema operativo

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Il collegamento delle reti aziendali: DHCP, DSL, PPPoE

1999 Pier Luca Montessoro (si veda la nota di copyright alla slide n. 2) 1

Corso di Laurea in Ingegneria Informatica. Corso di Reti di Calcolatori I

IEEE ISO CSMA/CD

5.2 ETHERNET Versione 2.0

Progettazione di reti locali basate su switch Switched LAN

Commutazione di pacchetto

Indice. Capitolo 1 Introduzione 1. Capitolo 2 Le reti Ethernet e IEEE Capitolo 3 Ethernet ad alta velocità 33

Programma sorgente, compilatore, file oggetto, file eseguibile. Traduzione effettuata dal compilatore. Dichiarazione di variabili (esempi)

Modulo 6 Fondamenti delle reti Ethernet

Le reti Ethernet e IEEE 802.3

Gestione dei processi

Input/output in C e in C++

Le reti Ethernet e IEEE 802.3

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

bridge / switch il cuore delle lan g. di battista, m. patrignani copyright 2011 g. di battista, m. patrignani nota di copyright

il progetto ieee 802

2. Principi di funzionamento della rete Ethernet/802.3

Switch Gestito L2 a 10 Porte Gigabit Ethernet / 8 porte RJ45 e 2 slot SFP in fibra - Commutatore Montabile a Rack

Sistemi distribuiti e reti di calcolatori

Reti Locali LAN. Prof. Francesco Accarino IIS Altiero Spinelli Sesto San Giovanni

Switch Gestito L2 a 10 Porte Gigabit Ethernet / 8 porte RJ45 e 2 slot SFP in fibra - Commutatore Montabile a Rack

La voce di Elvis Presley, la chitarra di David Gilmour e le funzioni di callback in linguaggio C

Università di Genova Facoltà di Ingegneria

RETI DI CALCOLATORI. Domande di riepilogo Quarta Esercitazione. Quali sono le differenze tra Bridge, Router e Gateway?

Marco Listanti. Esercitazione 7 DIET

La tecnologia Ethernet

FONDAMENTI DI INFORMATICA. Prof. PIER LUCA MONTESSORO. Facoltà di Ingegneria Università degli Studi di Udine. Reti logiche

Reti locali broadcast. Interconnettere più LAN. Limiti delle LAN. Interconnessione di LAN tramite Bridge. Partizionare una LAN

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Memoria cache, interrupt e DMA

MODELLI ISO/OSI e TCP/IP

RETI DI CALCOLATORI E APPLICAZIONI TELEMATICHE

Introduzione alla gestione dei sistemi di rete. Davide Quaglia

Reti SWITCHED LAN FULL DUPLEX (IEEE 802.3x)

MODELLI ISO/OSI e TCP/IP

Lezione n.8 LPR- Informatica Applicata

LE RETI LOCALI. Prof. Enrico Terrone A. S: 2008/09

Prefazione all edizione italiana Descrizione dei contenuti. PARTE I Introduzione e modelli 1. Capitolo 1 Introduzione 3

Transparent bridging

Switch di Livello 2 (L2 Switch) Tecniche di Ethernet Switching Tipologie di Switch. Switch di Livello 3 (L3 Switch)

Generalità sui protocolli Tecniche di multiplazione Tecniche di accesso Tecniche di commutazione

Standard per reti locali

Le reti rete La telematica telematica tele matica Aspetti evolutivi delle reti Modello con mainframe terminali Definizione di rete di computer rete

5. Internetworking L2/L3

La rete Ethernet ALOHA ALOHA ALOHA. Ethernet: CSMA/CD. Probabilità (1-p) N-1

Autenticazione tramite IEEE 802.1x

Lo Stack TCP/IP: Le Basi

Transcript:

Funzionalità avanzate degli switch di livello (parte prima) Mario Baldi Politecnico di Torino www.polito.it/~baldi Pietro Nicoletti Studio Reti www.studioreti.it Basato sul capitolo 8 di: M. Baldi, P. Nicoletti, Switched LAN, McGraw-Hill, 00, ISBN 88-86-46-08_Switch-Avanz - Nota di Copyright Questo insieme di trasparenze (detto nel seguito slides) è protetto dalle leggi sul copyright e dalle disposizioni dei trattati internazionali. Il titolo ed i copyright relativi alle slides (ivi inclusi, ma non limitatamente, ogni immagine, fotografia, animazione, video, audio, musica e testo) sono di proprietà degli autori indicati a pag.. Le slides possono essere riprodotte ed utilizzate liberamente dagli istituti di ricerca, scolastici ed universitari afferenti al Ministero della Pubblica Istruzione e al Ministero dell Università e Ricerca Scientifica e Tecnologica, per scopi istituzionali, non a fine di lucro. In tal caso non è richiesta alcuna autorizzazione. Ogni altra utilizzazione o riproduzione (ivi incluse, ma non limitatamente, le riproduzioni su supporti magnetici, su reti di calcolatori e stampate) in toto o in parte è vietata, se non esplicitamente autorizzata per iscritto, a priori, da parte degli autori. L informazione contenuta in queste slides è ritenuta essere accurata alla data della pubblicazione. Essa è fornita per scopi meramente didattici e non per essere utilizzata in progetti di impianti, prodotti, reti, ecc. In ogni caso essa è soggetta a cambiamenti senza preavviso. Gli autori non assumono alcuna responsabilità per il contenuto di queste slides (ivi incluse, ma non limitatamente, la correttezza, completezza, applicabilità, aggiornamento dell informazione). In ogni caso non può essere dichiarata conformità all informazione contenuta in queste slides. In ogni caso questa nota di copyright non deve mai essere rimossa e deve essere riportata anche in utilizzi parziali. 08_Switch-Avanz - Pagina

Half o full duplex? Le LAN sono strutture intrinsecamente half-duplex: trasmette una sola stazione per volta Lo switching ridimensiona molto il ruolo del mezzo fisico condiviso: spesso il mezzo trasmissivo diventa punto-punto: sono collegati unicamente la stazione e lo switch I mezzi trasmissivi punto-punto possono essere fullduplex: entrambe le stazioni possono trasmettere contemporaneamente le trasmissioni avvengono su canali fisici diversi 08_Switch-Avanz - Full duplex e standard 80.x Lo standard 80.x definisce la modalità di funzionamento full duplex Negozia la modalità tra gli apparati operativa e la memorizza el registro 4 Technology Ability Field D0 D D D D4 D5 D6 D7 D8 D9 D0 D D D D4 D5 rsvd rsvd rsvd rsvd rsvd FD HD PS PS rsvd rsvd rsvd RF RF Ack NP 0 Half Duplex 0 Full Duplex 0 0 No error, Link OK 0 Offline 0 Link Failure Auto-Negotiation Error 08_Switch-Avanz - 4 Pagina

Modalità di funzionamento full duplex Non viene più utilizzato il MAC CSMA-CD la stazione ethernet trasmette immediatamente il pacchetto senza mettersi in ascolto sul canale trasmissivo Adottato sicuramente nelle connessioni tra switch, meno frequentemente tra switch e stazione Necessita di particolari transceiver in cui non viene rilevata la collisione: i transceivers normali inviano un segnale di collisione all interfaccia quando si ha la presenza di attività contemporanea su TX e RX La distanza tra due stazioni ethernet full-duplex dipende solo dalle caratteristiche del canale trasmissivo è indipendente dal diametro del dominio di collisione 08_Switch-Avanz - 5 I transceiver half e full duplex DO CI DI Coll. detect TX RX TX RX Coll. detect DI CI DO Connessioni tra Transceiver tradizionali (più vecchi) MAU CABLE MAU DO CI DI Coll. detect TX RX TX RX Coll. detect DI CI DO Connessioni tra Transceiver per link Full-Duplex MAU CABLE MAU DO = Data Output DI = Data Input CI = Collision Input 08_Switch-Avanz - 6 Pagina

Limiti di distanza In Ethernet full-duplex: nel caso del doppino telefonico la distanza massima è di 00 m nel caso di fibra ottica multimodale 6.5/5 µm la distanza massima è di Km nel caso di fibra ottica monomodale e transceiver dotati di laser di categoria II (caso FDDI e Fast-Ethernet) la distanza massima può raggiungere i 50 Km in Gigabit Ethernet con laser ad alta potenza: fibra monomodale 75 Km fibra monomodale dispertion-shift 00 Km 08_Switch-Avanz - 7 Controllo di flusso: IEEE 80.x Standard che definisce: le modifiche necessarie al MAC IEEE 80. per supportare la modalità operativa Full-Duplex un meccanismo di controllo di flusso per link Full-Duplex vale per tutte le diverse tipologie di reti di Ethernet (0/00/000 Mb/s) Obbligatorio su Gigabit Ethernet, opzionale su Ethernet e Fast Ethernet 08_Switch-Avanz - 8 Pagina 4 4

Modello OSI e IEEE 80.x IEEE 80.x introduce un sottolivello (MAC Control) tra il MAC 80. e il sottolivello superiore (Bridge Relay Entity, LLC,...) Modello ISO/OSI Applicazione Presentazione Sessione Trasporto Rete Data Link Fisico Sottolivelli per LAN 80 Sottolivello LLC MAC Control (opzionale) MAC - Media Access Control 08_Switch-Avanz - 9 Controllo di flusso Meccanismo di controllo di flusso definito dall IEEE 80.x: il dispositivo che vuole fermare la trasmissione invia un pacchetto PAUSE in multicast a tutti i partner coinvolti nella trasmissione il pacchetto contiene l indicazione del tempo (in slot time) per il quale ogni partner deve fermare la trasmissione il tempo può essere esteso o annullato con l invio di un ulteriore pacchetto PAUSE 08_Switch-Avanz - 0 Pagina 5 5

Pacchetto PAUSE Formato del pacchetto PAUSE ottetto 6 ottetti 6 ottetti ottetti ottetti ottetti Destination Address (0-80-C-00-00-0) Source Address Legth/Type = 8808 OpCode = 000 (PAUSE) Pause_time (pausa-quanta) 4 ottetti PAD (tutti 0) 08_Switch-Avanz - ottetto 6 ottetti 6 ottetti ottetti ottetti ottetti Destination Address (0-80-C-00-00-0) Source Address Legth/Type = 8808 OpCode = 00-0 (PAUSE) Pause_time (pause-quanta) 4 ottetti PAD (tutti 0) 4 ottetti FCS 08_Switch-Avanz - Pagina 6 6

Tempo di pausa Campo Pause_time: contiene il numero di pause-quanta (da 0 a 6555) che indicano il tempo di pausa pause-quanta = 5 bit time velocità uguali o inferiori a 00 Mb/s T-Pause in bit time = pause-quanta * 5 velocità superiori a 00 Mb/s T-Pause in bit time = pause-quanta * 5 * 08_Switch-Avanz - IEEE 80.x: modalità flow control Esistono due meccanismi di controllo di flusso: modalità asimmetrica solo uno dei due apparati può inviare il pacchetto pause, l altro si limita a riceverlo e fermare l invio di dati modalità simmetrica entrambi gli apparti all estremità di un link possono trasmettere e ricevere il pacchetto pause 08_Switch-Avanz - 4 Pagina 7 7

Flow Control negotiation Negoziazione flow control tramite codifica su Burst FLP (Fast Link Pulse) inviato inizialmente dai due partner in fase si negoziazione dei parametri del link 08_Switch-Avanz - 5 Flow control: codifica su FLP Reg.4 Technology Ability Field D0 D D D D4 D5 D6 D7 D8 D9 D0 D D D D4 D5 rsvd rsvd rsvd rsvd rsvd FD HD PS PS rsvd rsvd rsvd RF RF Ack NP 0 0 No error, Link OK 0 Offline 0 Link Failure 0 0 No Pause Auto-Negotiation Error 0 Asymmetric Pause verso il link partner 0 Symmetric Pause Symmetric Pause e Asymmetric Pause (tipo Both ) verso il local device 08_Switch-Avanz - 6 Pagina 8 8

Flow control: codifica su FLP Reg.4 Register 4: Auto-Negotiation Advertisement Register Bit(s) Nome Descrizione Default R/W 5 Next Page Constant 0 = trasmissione della pagina con le capacità 0 RO primarie 4 Reserved Riservato. Deve essere impostato al valore 0. 0 RO Remote Fault = malfunzionamento al lato opposto del collegamento 0 RW 0 = nessun malfunzionamento :5 Technology Ability Campo di 8 bit contenente informazioni sulle 000 RW Field funzionalità specifiche delle tecnologie identificate dal valore del campo selector field cui si offre supporto. 4:0 Selector Field Campo di 5 bit che identifica il tipo di messaggio 0000 RO inviato per la negoziazione. Nel circuito Intel 8559 questo campo non è scrivibile (read only) e contiene il valore 0000b che indica lo standard IEEE 80.. 08_Switch-Avanz - 7 Local Device Link Partner Bit - PS Bit - PS Bit - PS Bit - PS Local Device resolution Link Partner resolution 0 0 Don t Don t Disable PAUSE Disable PAUSE care care TX & RX TX & RX 0 0 Don t Disable PAUSE Disable PAUSE care TX & RX TX & RX 0 0 Disable PAUSE Disable PAUSE TX & RX TX & RX 0 Enable PAUSE TX Enable PAUSE RX Asymmetric PAUSE Pause Both Sym & Asym Pause Disable PAUSE RX Disable PAUSE TX 0 0 Don t Disable PAUSE Disable PAUSE care TX & RX TX & RX Don t care Don t care Enable PAUSE Enable PAUSE Symmetric or Both Symmetric or Both TX & RX TX & RX 0 0 Disable PAUSE Disable PAUSE TX & RX TX & RX 0 Enable PAUSE RX Enable PAUSE TX Both Sym & Asym Pause Asymmetric PAUSE Disable PAUSE TX Disable PAUSE RX 08_Switch-Avanz - 8 Pagina 9 9

Flow control su switch: con buffer in uscita Switch con concatenamento tra output buffer e input port la saturazione di un buffer di uscita provoca l invio di Pause sulla porta d ingresso ad esso concatenata col flusso di traffico approccio non adottato dai produttori perché presenta più svantaggi che vantaggi il pacchetto di Pause su un link tra due switch penalizza anche i flussi di traffico che non congestionavano i buffer di uscita Soluzione adottata dai produttori: lo switch blocca la trasmissione su una porta se riceve il pacchetto di Pause, ma non può scatenare l invio del pacchetto di pause 08_Switch-Avanz - 9 Calcolatore lento Calcolatore veloce Controllo di flusso asimmetrico Buffer Interfaccia Saturazione buffer Verso la CPU pause Calcolatore lento Calcolatore veloce Invio pause Buffer Interfaccia Saturazione buffer Verso la CPU 08_Switch-Avanz - 0 Pagina 0 0

pause Invio pause Buffer Interfaccia Saturazione buffer Verso la CPU Controllo di flusso simmetrico pause Buffer Interfaccia Invio pause Saturazione buffer Verso la CPU 08_Switch-Avanz - PC-5 Sym. or Both Pause 4 Sym. or Both Pause 00 Mb/s 00 Mb/s Sym. or Both Pause Sym. or Both Pause PC-8 PC-7 Controllo di flusso simmetrico 08_Switch-Avanz - Pagina

PC-5 00 Mb/s 4 Output Buffer porta 4 00 Mb/s PC-8 Saturazione Buffer PC-7 Buffer Interfaccia Verso la CPU Saturazione Buffer 08_Switch-Avanz - PC-5 00 Mb/s 4 00 Mb/s Pause Output Buffer porta 4 PC-8 PC-7 Saturazione Buffer Buffer Interfaccia Invio Pause Saturazione Buffer Verso la CPU 08_Switch-Avanz - 4 Pagina

PC-5 00 Mb/s 4 Output Buffer porta 4 00 Mb/s PC-8 Saturazione Buffer PC-7 Buffer Interfaccia Verso la CPU Saturazione Buffer 08_Switch-Avanz - 5 PC-5 00 Mb/s 4 00 Mb/s Pause Output Buffer porta 4 PC-8 PC-7 Saturazione Buffer Buffer Interfaccia Invio Pause Saturazione Buffer Verso la CPU 08_Switch-Avanz - 6 Pagina

PC-5 00 Mb/s Pause 4 00 Mb/s Output Buffer porta 4 PC-8 Invio Pause PC-7 Saturazione Buffer Buffer Interfaccia Verso la CPU Saturazione Buffer 08_Switch-Avanz - 7 PC-5 00 Mb/s 4 Output Buffer porta 4 00 Mb/s Saturazione Buffer PC-8 PC-7 Buffer Interfaccia Verso la CPU Saturazione Buffer 08_Switch-Avanz - 8 Pagina 4 4

PC-5 00 Mb/s 4 00 Mb/s Buffer Interfaccia Verso CPU Saturazione Buffer PC-8 PC-7 Buffer Interfaccia Verso la CPU Saturazione Buffer 08_Switch-Avanz - 9 Sym. or Both Pause Sym. or Both Pause Sym. or Both Pause Stazione veloce Symmetric flow control Sym. or Both Pause Sym. or Both Pause Sym. or Both Pause Both Pause Both Pause Asymmetric flow control Asym. Pause Asym. Pause Stazione lenta Stazione lenta 08_Switch-Avanz - 0 Pagina 5 5

Switch- 7 8 Switch- 9 Server-C 4 5 Switch- PC-X Server-B 9 0 Server-A 08_Switch-Avanz - PC-Y Switch- 7 8 Switch- 9 Pause Server-C 4 5 Switch- PC-X Server-B 9 0 Server-A 08_Switch-Avanz - PC-Y Pagina 6 6

Switch- 7 8 Switch- Pause 9 Server-C 4 5 Blocca tutti i flussi! Switch- PC-X Server-B 9 0 Server-A 08_Switch-Avanz - PC-Y Flow control su switch: con buffer in ingresso L invio del pacchetto di Pause avviene solo negli switch con matrice di tipo bloccante se un buffer di ingresso raggiunge la saturazione, a causa della congestione sulla Input Port, invia un pacchetto di Pause sulla porta interessata se la matrice di commutazione dello switch è congestionata invia un pacchetto di Pause su tutte le porte 08_Switch-Avanz - 4 Pagina 7 7

Switch- 7 Switch- Server-C 4 5 Server-B Symmetric flow control Pause 9 0 8 9 Input Buffer porta Saturaz. Switch- PC-X Server-A 08_Switch-Avanz - 5 PC-Y Switch- 7 8 Switch- 9 Server-C 4 5 Pause Switch- PC-X Server-B Pause 9 0 Pause Server-A 08_Switch-Avanz - 6 PC-Y Pagina 8 8

Switch- 7 8 Server-C 4 Switch- 5 Controllo di flusso simmetrico 9 Switch- PC-X Server-B 9 0 Server-A 08_Switch-Avanz - 7 PC-Y Approccio realistico su switch con buffer in uscita Si abita il flow control di tipo asimmetrico solo nelle connessioni tra switch e stazione compensa congestioni temporanee dei buffer d ingresso delle interfacce di rete delle stazioni soluzione non ideale, ma può essere un buon compromesso in certe condizioni di traffico 08_Switch-Avanz - 8 Pagina 9 9

Switch- 7 8 Server-C 4 Switch- 5 NIENTE controllo di flusso 9 Controllo di flusso asimmetrico Switch- PC-X Server-B Server-A Controllo di flusso asimmetrico PC-Y 9 0 Controllo di flusso asimmetrico 08_Switch-Avanz - 9 IEEE 80.ad Standard che sostituisce soluzioni proprietarie per raggruppare/aggregare più porte serve per aumentare la banda trasmissiva è in grado di utilizzare in modo efficiente link ridondanti tra due apparati soluzione normalmente applicata su link tra switch, meno frequentemente tra switch e computer A B Actor A - Partner B Actor B - Partner A 08_Switch-Avanz - 40 Pagina 0 0

B A Normale funzionamento Actor A - Partner B Actor B - Partner A B A Caso di guasto Actor A - Partner B Actor B - Partner A 08_Switch-Avanz - 4 Generalità 80.ad Link aggregation possibile solo su connesssioni full duplex Aumento della banda link multipli vengono raggruppati in un link logico la crescita della banda è incrementale Load sharing traffico di un client che può essere distribuito su link multipli Aumento di affidabilità il guasto di un link di un set di aggregazione non pregiudica la comunicazione tra i partner presenti alle due estremità 08_Switch-Avanz - 4 Pagina

Generalità 80.ad Convergenza rapida un set di aggregazione può convergere in una nuova configurazione in meno di secondo Tutti i link di un gruppo di aggregazione devono avere la stessa velocità Configurazione automatica di aggregazione attraverso il protocollo LACP (Link Aggregation Control Protocol) impiego di LACPDU trasmessi in multicast 08_Switch-Avanz - 4 80.ad e layer OSI Link aggregation sublayer si inserisce tra il livello LLC e quelli MAC delle singole porte da aggregare Modello ISO/OSI Applicazione Presentazione Sessione Trasporto Rete Data Link MAC Control opzionale MAC Sottolivelli per LAN 80. Sottolivello LLC Link Aggregation Sublayer (opzionale) MAC Control opzionale MAC MAC Control opzionale MAC Fisico Fisico Fisico Fisico 08_Switch-Avanz - 44 Pagina

MAC Client Link Aggregation Control Link Aggregation Control Protocol Frame Collection Marker Responder Marker Frames Frame Collector MAC Client Frames Frame Distribution Marker Generator/ Frame Receiver (opzion.) Distributor Marker Frames MAC Client Frames Aggregation Control Aggregator Parser/MUX Aggregator Parser/MUX Aggregator Aggregator Parser/MUX Link Aggregation Sublayer Control Parser/MUX Control Parser/MUX Control Parser/MUX MAC Control MAC Control MAC Control MAC MAC MAC Fisico Fisico Fisico 08_Switch-Avanz - 45 Formato LACPDU ottetto 6 ottetti 6 ottetti ottetti ottetto ottetti Destination Address (0-80-C-00-00-0) Source Address Legth/Type = 88-09 SubType o Version = Link Aggregation Control Protocol = Link Aggregation Marker Protocol 08 ottetti LACP Info 4 ottetti FCS 08_Switch-Avanz - 46 Pagina

Link Aggregation Group Identifier (LAG ID) Serve per stabilire automaticamente l appartenenza allo stesso gruppo di aggregazione di due porte di un link il LAG ID completo è costituito dal LAG ID locale a da quello remoto Actor LAG ID è quello locale Partner LAG ID è quello remoto 08_Switch-Avanz - 47 Link Aggregation Group Identifier (LAG ID) Il LAG ID è costituito dai seguenti parametri: System Identifier (System Priority + MAC Address) Operational Key assegnata alle porte nel LAG Port Identifier (Port Priority + numero di porta) parametro non necessario in alcune circostanze che viene impostato, in tal caso, al valore zero 08_Switch-Avanz - 48 Pagina 4 4

Link Aggregation Group Identifier (LAG ID) Per stabilire l appartenenza allo stesso gruppo di aggregazione, tra due porte all estremità del link, nel pacchetto LACP viene codificato il LAG ID locale (Actor) e quello remoto (Partner) variabili S e T per il System ID locale e remoto variabili K e L per il valore Operational Key locale e remoto variabili P e Q per il Port ID locale e remoto 08_Switch-Avanz - 49 Esempio di Partner parameter per costruire il LAG ID completo del link 08_Switch-Avanz - 50 Pagina 5 5

Distribuzione dei pacchetti sulle porte aggregate Lo standard non stabilisce l algoritmo da adottare per distribuire i pacchetti sulle varie porte non ammette la segmentazione ed il riassemblaggio dei pacchetti su una porta ci possono essere più conversazioni una conversazione può essere spostata tra le porte di un aggregato per ragioni di load balancing o in caso di guasto su un link si può creare un aggregazione costituita da un singolo link o più link lo standard elenca i possibili criteri di distribuzione dei pacchetti sulle varie porte 08_Switch-Avanz - 5 Distribuzione dei pacchetti sulle porte aggregate Lo standard non stabilisce l algoritmo da adottare per distribuire i pacchetti sulle varie porte due switch di produttori differenti possono usare algoritmi diversi di distribuzione dei pacchetti questo fatto non ha alcun impatto sulla funzionalità si potrebbe avere una distribuzione non ottimale è preferibile che gli switch posti all estremità di un aggergazione di link siano dello stesso produttore 08_Switch-Avanz - 5 Pagina 6 6

Criteri di distribuzione dei pacchetti sulle porte aggregate Assegnazione delle conversazioni in base: Source MAC Address Destination MAC Address porta di ricezione tipo di destinazione (singlecast, multicast, broadcast) valore contenuto nel campo Length/Type Higher Layer Protocol (es. L4 porte) combinazione dei precedenti criteri 08_Switch-Avanz - 5 Criterio di distribuzione di Cisco Coppie di indirizzi MAC Ultimi Risultato Link Source e Destination bit X-OR Scelto Source MAC Address 00-00-00-00-00-0 0 0 Link Destination MAC Addr. 00-00-00-00-00-04 00 Source MAC Address 00-00-00-00-00-0 0 Link 4 Destination MAC Addr. 00-00-00-00-00-05 0 Source MAC Address 00-00-00-00-00-0 00 Link Destination MAC Addr. 00-00-00-00-00-07 Source MAC Address 00-00-00-00-00-06 0 0 Link Destination MAC Addr. 00-00-00-00-00-08 00 08_Switch-Avanz - 54 Pagina 7 7

Standby link Possibilità di abilitare dei link per operare come backup di altri Link appartenenti a due gruppi di aggregazione quello con priorità maggiore diventa attivo quello con priorità minore diventa standby Quando il numero di link aggregabili tra due apparati è inferiore a quelli presenti ed ai quali è stata assegnata la stessa chiave amministrativa: vengono selezionati come attivi i link più prioritari e gli altri vengono considerati standby 08_Switch-Avanz - 55 Standby link e assegnazione dinamica delle chiavi Assegnazione della chiave amministrativa ai link che sono attivi ai link standby viene assegnata una chiave differente da quelli attivi un link standby utilizza una nuova chiave ma tiene traccia della chiave del gruppo di link attivo di cui è backup in caso di guasto di un link attivo si deve formare un nuovo gruppo di aggregazione che escluda il link guasto ed includa quello che era standby riassegnazione della chiave al nuovo gruppo formato 08_Switch-Avanz - 56 Pagina 8 8

Assegnazione dinamica delle chiavi I due apparati usano la stessa chiave sull aggregato di porte La chiave viene assegnata dall apparato che ha la priorità più alta il criterio di priorità è identico a quello adottato dallo spanning tree system priority (bridge priority nel caso di switch) + indirizzo MAC è prioritario il valore risultante più basso esempio 8000-08-00-B-50-0-00 è prioritario rispetto a 8000-08-00-B-C4-E6-AA 08_Switch-Avanz - 57 Standby e equal level cost load sharing Si assegna una chiave amministrativa unica a tutte le porte, in pratica si riuniscono insieme tutte le porte, sebbene possa essere aggregato un numero inferiore una porta può essere attiva per un gruppo e standby per un altro gruppo l aggregato prioritario diventa immediatamente attivo utilizzando la chiave amministrativa priorità = System-ID - Port ID dopo pochi secondi l aggregato meno prioritario diventa attivo utilizzando un altra chiave 08_Switch-Avanz - 58 Pagina 9 9

Esempio : standby e equal level cost load sharing Esempio : 4 link paralleli di cui solo possono essere aggregati chiave di aggregazione = Switch A prioritario Regole di aggregazione e backup su Switch A: porta con porta o 4 porta con porta o porta con porta 4 o porta 4 con porta o 08_Switch-Avanz - 59 Esempio : standby e equal level cost load sharing Come opera l algoritmo: seleziona i due link più prioritari come attivi assegna la chiave = ai link A-B4 e A-B considera dapprima i restanti link come standby mantiene traccia della chiave sul link A4-B ed effettua il cambio chiave sui link A-B e A4-B dopo pochi secondi attiva i link A-B e A4-B come secondo aggregato di porte load sharing sui due aggregati 08_Switch-Avanz - 60 Pagina 0 0

Esempio : condizioni di lavoro e di guasto A 4 4 B Switch prioritario Normale funzionamento A 4 4 B Switch prioritario Caso di guasto su link A-B 08_Switch-Avanz - 6 Esempio : condizioni di guasto A 4 4 B Switch prioritario Guasti su link A-B4 e A4-B A 4 4 B Switch prioritario Guasti su link A-B e A-B 08_Switch-Avanz - 6 Pagina

Link Aggregation e STP/RSTP Non pregiudica l impiego di STP o RSTP Impostare i valori di Path cost alle porte che riflettano il valore di banda aggregata disabilitare l impostazione automatica di path cost sulle porte preferibile usare RSTP perché ha un range più ampio di valori di Path Cost associabili alle porte 08_Switch-Avanz - 6 Link Aggregation e STP/RSTP RSTP 80.w Alternate 08_Switch-Avanz - 64 Pagina