VERIFICA DEL FUNZIONAMENTO DI PORTE LOGICHE OR E AND REALIZZATE CON DIODI E VISUALIZZAZIONE DELLO STATGO LOGICO DELL USCITA MEDIANTE DIODO LED

Documenti analoghi
SCHEMA DEL CIRCUITO. La tabella riassume la modalità di segnalazione del circuito.

Semiconduttori, Diodi Transistori (parte II)

GENERAZIONE DI FUNZIONE LOGICA CON MULTIPLEXER

PROGETTO E VERIFICA DI CIRCUITI LOGICI COMBINATORI IMPLEMENTATI CON SOLE PORTE NAND.

AMPLIFICATORE INVERTENTE E NON INVERTENTE CON DIVERSO GUADAGNO RELATIVAMENTE ALLA SEMIONDA POSITIVA E ALLA SEMIONDA NEGATIVA DEL SEGNALE D INGRESSO

PROGETTO E VERIFICA DI UNA RETE LOGICA SEQUENZIALE ASINCRONA CON PORTE LOGICHE. REALIZZAZIONE DELLA STESSA CON LATCH SR E D, ECON FLIP-FLOP JK.

CONVERTITORE LUCE-TENSIONE

EFFETTI LUMINOSI DI SCORRIMENTO DI LUCI OTTENUTI MEDIANTE UN GENERATORE DI SEQUENZE.

Multivibratore astabile con Amp. Op.

Elettronica generale - Santolo Daliento, Andrea Irace Copyright The McGraw-Hill srl

II.3.1 Inverter a componenti discreti

Misure Elettriche ed Elettroniche Esercitazioni Lab - Circuiti con diodi e condensatori 1. Circuiti con diodi e condensatori

MISURATORE DIGITALE MODELLO 45.UT23 MANUALE D USO. Non misurate tensioni superiori al massimo consentito dalla scala del tester.

Dispositivi e Tecnologie Elettroniche. Esercitazione Giunzione pn

INVERTITORE RESISTOR-TRANSISTOR LOGIC (RTL)

VERIFICA DELLE PROPRIETÀ E DELLE CARATTERISTICHE DEL CIRCUITO APERTO E DEL CORTO CIRCUITO

ELETTRONICA II. Prof. Dante Del Corso - Politecnico di Torino. Parte E: Circuiti misti analogici e digitali Lezione n E - 1:

Laboratorio di Elettronica T Esperienza 3 Gate CMOS

Misure su linee di trasmissione

5. Esercitazioni di laboratorio

44) Applicando una tensione di 100 V su una resistenza di 0,050 KΩ, quanto sarà la potenza dissipata a) 20W b) 200W c) 2W

ESERCITAZIONE DI ELETTRONICA I L Alimentatore Stabilizzato (Realizzazione Circuitale e Prova Sperimentale)

Retta di carico (1) La retta dipende solo da entità esterne al diodo. Corso Fisica dei Dispositivi Elettronici 1

Operazioni di misura(1) A. Misura di tensione DC e AC (vedi figura 3)

ELETTRONICA APPLICATA E MISURE

RILIEVO PER PUNTI DELLA CARATTERISTICA INVERSA DI UN DIODO ZENER.

Elettronica I Porte logiche CMOS

I.T.I. Modesto PANETTI B A R I. Area di progetto III ETB Anno scolastico INNAFFIATORE AUTOMATICO

Un semplice multivibratore astabile si può realizzare con le porte logiche, come nel seguente circuito:

RELAZIONE DI TELECOMUNICAZIONI ITIS Vobarno Titolo: I Transistor

Circuito Invertitore (1)

Esercitazione 8 : LINEE DI TRASMISSIONE

La struttura circuitale del multivibratore monostabile deriva da quella dell astabile modificata nel seguente modo:

Circuiti elettrici non lineari. Il diodo

IL TEMPORIZZATORE 555 COME OSCILLATORE

Elettronica dei Sistemi Digitali Le porte logiche CMOS

TIMER 555. tensioni ci servono come tensionii di riferimento per i due comparatori interni.

Laboratorio di Elettronica T Esperienza 6 Circuiti a diodi 1

Circuito logico AND / AND Gate

Esercitazione 3. Biagio Provinzano Aprile Esercizio 1. I BJT npn hanno la stessa area e la stessa corrente di saturazione, consideriamo

Elettronica Inverter con transistore MOS; tecnologia CMOS e porte logiche combinatorie CMOS

Porte logiche. Caratteristiche delle porte logiche. Scalamento di tensione. Amplificazione di potenza. Interruttori allo stato solido

Elettronica Digitale. 1. Sistema binario 2. Rappresentazione di numeri 3. Algebra Booleana 4. Assiomi A. Booleana 5. Porte Logiche OR AND NOT

DIODO. La freccia del simbolo indica il verso della corrente.

RELAZIONE DI LABORATORIO

Transistore bipolare a giunzione (BJT)

Il TRANSISTOR. Il primo transistor della storia

ELETTRONICA APPLICATA E MISURE

Cos è un alimentatore?

Esercizi sui BJT. Università degli Studi di Roma Tor Vergata Dipartimento di Ing. Elettronica corso di ELETTRONICA APPLICATA. Prof.

Curva caratteristica del transistor

LAMPEGGIANTI POLIZIA A LED

Elettronica II Modello per piccoli segnali del diodo a giunzione p. 2

Misure voltamperometriche su dispositivi ohmici e non ohmici

CAPITOLO 6 PORTE LOGICHE TTL. 6.1 L invertitore TTL. La Figura 6.1 riporta lo schema di un invertitore TTL standard.

slides per cortesia di Prof. B. Bertucci

I.T.I.S. Max Planck Verifica di Elettronica Oscillatori classe 5 A/Tel a.s. 2013/14 COGNOME E NOME Data: 27/11/2013

Pilotaggio high-side

Alimentatore con uscita variabile

ESPERIMENTAZIONI DI FISICA 3. Traccia delle lezioni di Elettronica digitale M. De Vincenzi A.A:

Lo schema a blocchi del circuito integrato Timer 555 è il seguente:

1N4001 LM317 VI GND. + C1 2200uF. + C2 10uF

18. FUNZIONE DEI RELE A

I.P.S.I.A. Di BOCCHIGLIERO Multivibratori astabili ---- Materia: Elettronica. prof. Ing. Zumpano Luigi. Catalano, Iacoi e Serafini

Dispositivi elettronici Esperienze di laboratorio

RELAZIONE DI TELECOMUNICAZIONI - ITIS Vobarno. Parte prima

Esercitazione 4 : CONVERTITORE D/A CON RETE A SCALA

DEE POLITECNICO DI BARI LABORATORIO DI ELETTRONICA APPLICATA ESERCITAZIONE 2

Esperimentazioni di Fisica 3. Appunti sugli. Amplificatori Differenziali. M De Vincenzi

Esercizio 1.3 Il percorso con maggiore tempo di propagazione è quello del segnale A

Schemi e caratteristiche dei principali amplificatori a BJT

I FLIP FLOP: COMANDARE DUE LUCI CON UN SOLO PULSANTE

ELETTRONICA II. Caratteristiche I C,V CE. Transistori in commutazione - 2 I C. Prof. Dante Del Corso - Politecnico di Torino

figura 4.20 La formula generale del rivelatore, valida per segnali d ingresso sinusoidali, è data dall espressione:

SisElnM1 08/03/ DDC 1 SISTEMI ELETTRONICI. Obiettivi del gruppo di lezioni D. Ingegneria dell Informazione

COLLEGAMENTO SERIE E PARALLELO DI BIPOLI (Resistenze)

Esperienza n 7: CARATTERISTICHE del TRANSISTOR BJT

CIRCUITO DI CONDIZIONAMENTO PER IL TRASDUTTORE DI TEMPERATURA AD590

4.13 Il circuito comparatore

Nella seguente foto, possiamo vedere l'esterno di alcuni transistor:

La legge di Ohm, polarizzazione.

Transistori MOS. Ing. Ivan Blunno 21 aprile 2005

Laboratorio di Elettronica T Esperienza 5 PSPICE

Tecnologia CMOS. Ing. Ivan Blunno 21 aprile 2005

Sistema di visualizzazione a 4 cifre.

LaurTec. Scheda LED con Pulsanti. Versione N 1.0. Autore : Mauro Laurenti. ID: PJ7004-IT

Generatore. Generatore. Un sistema a raggi-x consiste di: Tubo a raggi-x. Sistema di rilevazione

Amplificatore logaritmico

CENNI SU ALCUNI DISPOSITIVI ELETTRONICI A STATO SOLIDO

Moduli analogici AS-i IP65, M12

Collegamento di resistenze

3.1 Verifica qualitativa del funzionamento di un FET

CAPITOLO 7 DISPOSITIVI INTEGRATI ANALOGICI

Collaudo statico di un ADC

Telecomando infrarossi

Stadi Amplificatori di Base

Il comportamento di un amplificatore ideale, ad esempio di tensione, è descritto dalla relazione lineare V out = A V in (3.1)

Comprendere il funzionamento dei convertitori V/f Saper effettuare misure di collaudo

Studio di circuiti contenenti diodi Uso di modelli semplificati

= A v1 A v2 R o1 + R i2 A v A v1 A v2. se R i2 R o1

Transcript:

A DL UNZONAMNTO D POT LOGH O AND ALZZAT ON DOD SUALZZAZON DLLO STATGO LOGO DLL USTA MDANT DODO LD Per entrambe le porte il LD acceso indicherà un livello logico alto ( ) e il LD spento un livello logico basso ( 0 ). Porta O Definizione del funzionamento dei circuiti e definizione dei valori dei componenti Porta O Porta O o LD 0 0 0 0 0 0 Spento 0 - γ 0 Acceso 0 - γ 0 Acceso - γ Acceso Gli stati logici d ingresso vengono ottenuti nel seguente modo: il 0 ingresso collegato a massa ih + ingresso collegato all alimentazione positiva. L L 0 o 0. L H 0 o - γ

. H L 0 o - γ 4. H L o - γ Al fine di non caricare l uscita, il diodo LD viene pilotato tramite un JT in funzionamento ON- O. Si fissa: ; S 5mA ; S 0 ; 5 ; D: N448 ; D D ma quando i diodi conducono contemporaneamente ; S 0,8 ; γ 0,7 ; JT 7 : h MN 00. 5 600Ω valore commerciale 680Ω. 5 0 on tale valore 5 4,4mA. 0,68 0 S S 4,4 0 MN µ A, si fissa 50µA > MN. h 00 MN γ S 5 0,7 0,8 70kΩ valore commerciale 68kΩ. 50 0 6 on i diodi entrambi in 5 0,7 0 γ D,5kΩ valore commerciale,kω iassumendo: 680Ω ; 68kΩ ;,kω ; D N448 ; JT 7. a. Diodi entrambi interdetti: tensioni e correnti nulle. b. Un diodo in ed uno interdetto: γ 0,7 ; D -4,mA ; o 4, ; 4,,95mA ; 50µA ;,5 ; 0,8., 0 c. Diodi entrambi in : γ 0,7 ; D -4,mA ; o 4, ;,95mA ; 50µA ;,5 ; 0,8. Porta O o LD 0 0 0 0 0 0 Spento 0 γ 0 0 Spento 0 γ 0 0 Spento - γ Acceso

. L L 0 o γ. L H 0 o γ. H L 0 o γ 4. H L o - γ Poiché il livello basso d uscita è γ 0,7, il diodo LD potrebbe ugualmente accendersi, anche se debolmente; pertanto, si aggiunge sull emettitore una resistenza sulla quale, se dovesse circolare corrente di collettore a livello basso, si produrrà una caduta di tensione proporzionale a tale corrente rendendo sicuramente minima l illuminazione del LD. Lo stesso risultato può meglio essere ottenuto inserendo sull emettitore, al posto di, un diodo; a livello basso la differenza di potenziale sulla base risulterà insufficiente a mettere in contemporaneamente il diodo e la giunzione base-emettitore. 5 + 5 0 600Ω 470Ω 0Ω on tale valore 5 4,5 S ma. + 0,47 0 + 0, 0 h 4,5 0 00 S MN µ MN,75 A, si fissa 50µA > MN. on i diodi entrambi in 5 0,7 0 γ D,5kΩ valore commerciale,kω on i diodi entrambi interdetti in circolerà la corrente, si ha: 5 0,8 0 4,5 0 6 50 0 S, 0 6,67kΩ valore commerciale 56kΩ. iassumendo: 470Ω; 0Ω; 56kΩ;,kΩ; D N448; JT 7. a. Diodi entrambi in : o γ 0,7 ; 0 ; 0,7 ; γ 5 0,7 - γ 4, ;,95mA ; 50µA., 0

b. Un diodo in ed uno interdetto: o γ 0,7 ; 0 ; D - 4, ; 0 ;,95mA. 6 c. Diodi entrambi interdetti: 5, 0 0 4,89 ; D -0, ; o 6 56 0 0,8 0 4,5 0 6, 0 0 0,. Procedimento della misura Porta O ; 0,957 ; 0,8;. Si monta il circuito e si collega il generatore;. si verificano le combinazioni collegando gli ingressi a massa se a 0 logico e a se a logico;. per ogni combinazione si misurano: o ; D ; D ; ; ; e, con i valori misurati, si calcolano o ; ; D se un diodo conduce ed uno è interdetto; D se entrambi i diodi conducono; 4. si tabulano i dati. 5. Si monta il circuito e si collega il generatore; 6. si verificano le combinazioni collegando gli ingressi a massa se a 0 logico e a se a logico; 7. per ogni combinazione si misurano: o ; D ; D ; ; ; ; ; e, con i valori misurati, si calcolano o ; ; D se un diodo conduce ed uno è interdetto; D se entrambi i diodi conducono; 8. si tabulano i dati. Porta O olt ma µa Stato o D D D D LD 0 0 0 0 0 0 0 0 0 0 0 Spento 0 5 4, -4, 0,64,64 0,68,96 0,96 5,5 Acceso 5 0 4, 0,64-4,,64 0,68,96,96 0 5,5 Acceso 5 5 4, 0,60 0,60,67 0,68,96 0,98 0,98 5,5 Acceso olt ma µa Stato o D D D D LD 0 0 0,60 0,60 0,60 0,0 0,56 4,6 0,59,98 0,99 0,99 0,6 Spento 0 5 0,64 0,64-4, 0,06 0,5 4, 0,6,96,96 0 Spento 5 0 0.6-4, 0,6 0,06 0,5 4, 0,6,96 0,96 Spento 5 5 4,8-0, -0,,8 0,68 0,,86 0,059 0 0 56,8 Acceso l diodo con uscita a livello basso risulta leggermente illuminato 4

isualizzazione dello stato logico dell uscita della porta AND utilizzando al posto della resistenza un diodo di commutazione Si fissa: ; S 5mA ; S 0 ; 5 ; D: N448 ; D D ma quando i diodi conducono contemporaneamente ; S 0,8 ; γ 0,7 ; JT 7 : h MN 00. ome prima:,kω ; 50µA. λ 5 0,7 460Ω valore commerciale 470Ω. 5 0 S λ 5 0,8 0,7, 0 67,8kΩ valore commerciale 68kΩ. 6 50 0 Si segue lo stesso procedimento di misura di prima e si tabulano i dati. con diodo al posto della resistenza olt ma µa ma Stato o D D D D D LD 0 0 0,65 0,65 0,65 0,00 4,4 0, 0,44,974 0,987 0,987 0,05 0 Spento 0 5 0,6 0,65-4,0 0,00 4,96 0, 0,445,95,95 0 0,05 0 Spento 5 0 0,68-4, 0,68 0,00 4,0 0,8 0,447,964 0,964 0,05 0 Spento 5 5 4,847-0, -0,,95 0, 0,77 0,68 0,05 0 0 49,9 4,56 Acceso l diodo con uscita a livello basso risulta perfettamente spento 5