Domande di Reti Logiche compito dell 11/1/2016

Documenti analoghi
Domande di Reti Logiche compito del 6/6/2017

Domande di Reti Logiche - compito del 25/06/2019

Domande di Reti Logiche compito del 30/1/2018

Domande di Reti Logiche compito del 26/06/2018

Domande di Reti Logiche compito del 26/06/2018

Domande di Reti Logiche compito del 30/1/2018

Domande di Reti Logiche compito del 28/06/2016

Domande di Reti Logiche compito del 10/01/2017

Domande di Reti Logiche compito del 08/01/2019

Domande di Reti Logiche - compito del 16/07/2019

Domande di Reti Logiche compito del 07/06/2016

Domande di Reti Logiche compito del 29/01/2019

Domande di Reti Logiche compito del 29/1/2016

Domande di Reti Logiche compito del 27/6/2017

Domande di Reti Logiche compito del 18/07/2017

Domande di Reti Logiche compito del 14/02/2019

Domande di Reti Logiche compito del 09/01/2018

Esercizi sulle Reti Sequenziali Sincronizzate

Livello logico digitale

Capitolo 6. Reti asincrone. Elaborazione asincrona Procedimenti di sintesi e analisi Memorie binarie

Domande di Reti Logiche compito del 17/02/2016

Reti Logiche T. Esercizi reti sequenziali asincrone

Modelli per le macchine digitali

ESERCIZIO N. 1 - PAGINA 1

Esercizi Risolti RETI LOGICHE T (Modulo 2)

Prova d esame di Reti Logiche T 11Settembre 2015 COGNOME:.. NOME:.. MATRICOLA:

Prova d esame di Reti Logiche T 29 Gennaio 2016 COGNOME:.. NOME:.. MATRICOLA:

Reti Logiche T. Esercizi reti sequenziali sincrone

RETI LOGICHE T Ingegneria Informatica. Esercitazione 3 Reti Sequenziali Sincrone

RETI LOGICHE T Analisi, sintesi e composizione di Reti Sequenziali Sincrone

I Indice. Prefazione. Capitolo 1 Introduzione 1

COGNOME NOME COGNOME NOME

Prova d esame di Reti Logiche T 13 Luglio 2016

Calcolatori Elettronici Lezione 4 Reti Sequenziali Asincrone

Prova d esame di Reti Logiche T 09 Gennaio 2015 COGNOME:.. NOME:.. MATRICOLA:

2.6 Riflessione conclusiva su descrizione e sintesi delle reti logiche

Corso di Laurea in Informatica

LOGICA SEQUENZIALE. Un blocco di logica puramente combinatoria è un. blocco con N variabili di ingresso e M variabili di uscita

Macchine sequenziali

Capitolo 6. Reti asincrone. 6.1 Elaborazione asincrona. Esigenze. 6.1 Elaborazione asincrona 6.2 Memorie binarie 6.3 Analisi e Sintesi

Prova d esame di Reti Logiche T 10 Giugno 2016

Il livello logico digitale

Capitolo 6. Reti asincrone. 6.1 Elaborazione asincrona. Reti sequenziali asincrone (struttura) Reti sequenziali asincrone (comportamento)

Le reti sequenziali sincrone memorizzano il proprio stato in dei FF-D

UNIVERSITÀ DEGLI STUDI DI PARMA FACOLTÀ DI INGEGNERIA Corso di Reti Logiche A

05EKL-Progetto di Circuiti Digitali. Richiami di Reti Logiche

Calcolatori Elettronici A a.a. 2008/2009

x y z F x y z F

Esercizio 1. Sintesi ottima SP e NAND

Prefazione del Prof. Filippo Sorbello... VII. Prefazione del Prof. Mauro Olivieri... Prefazione degli autori...

Circuiti sequenziali

Architetture dei Sistemi Elettronici

Circuiti sequenziali. Circuiti sequenziali e applicazioni

05EKL-Progetto di Circuiti Digitali

RETI LOGICHE T Ingegneria Informatica. Esercitazione 2 Reti Sequenziali Asincrone

Elementi di memoria Ciascuno di questi circuiti è caratterizzato dalle seguenti proprietà:

Reti logiche (2) Circuiti sequenziali

Reti logiche (2) Circuiti sequenziali

Esercizio 1 (12 punti) Minimizzare il numero di stati dell automa qui rappresentato. Disegnare l automa minimo. S 7

Capitolo 6. Reti asincrone. 6.1 Struttura, comportamento e corretto impiego. Reti sequenziali asincrone (struttura)

Microelettronica Corso introduttivo di progettazione di sistemi embedded

Calcolatori Elettronici

AXO Architettura dei Calcolatori e Sistemi Operativi. reti sequenziali

UNIVERSITÀ DEGLI STUDI DI PARMA FACOLTÀ DI INGEGNERIA Corso di Reti Logiche A

Esercizio 4.3. Esercizio 4.4

Logica Digitale. Fondamenti di Informatica - Prof. Gregorio Cosentino

Cenni alle reti logiche. Luigi Palopoli

Elementi di Architettura e Sistemi Operativi. problema punti massimi i tuoi punti problema 1 6 problema 2 7 problema 3 7 problema 4 10 totale 30

LSS Reti Logiche: circuiti sequenziali

Architettura degli Elaboratori. Classe 3 Prof.ssa Anselmo. Appello del 10 Febbraio Attenzione:

Reti Logiche A Prova di giovedì 3 febbraio 2005

Architettura degli Elaboratori. Classe 3 Prof.ssa Anselmo. Pre-appello del 12 Gennaio Attenzione:

Corso di Laurea in Informatica Architetture degli Elaboratori

Esercizi finali sulle reti sincronizzate complesse

Calcolo numerico e programmazione Elementi di logica

ALU + Bistabili. Sommario

ALU + Bistabili. Prof. Alberto Borghese Dipartimento di Informatica Università degli Studi di Milano

FONDAMENTI DI INFORMATICA Lezione n. 7. Esercizi di progetto di circuiti sequenziali

Le Alee. La presenza di ritardi nei dispositivi utilizzati può avere l effetto di modificare il comportamento delle uscite in alcuni casi

Corso di Calcolatori Elettronici I Flip-flop

I flip-flop ed il register file. Sommario

Reti sequenziali asincrone

Circuiti Sequenziali & Somma FP

(competenze digitali) CIRCUITI SEQUENZIALI

Calcolatori Elettronici B a.a. 2004/2005

LABORATORIO DI ARCHITETTURA DEI CALCOLATORI lezione n 3. Descrizioni di circuiti combinatori tramite SIS

Y = A + B e si legge A or B.

Tutorato architettura degli elaboratori modulo I (lezione 4)

Flip flop: tempificazione latch ed edge-triggered

Calcolatori Elettronici

Reti Logiche A II Prova - 2 marzo 2009

Porte logiche di base. Cenni circuiti, reti combinatorie, reti sequenziali

LABORATORIO DI ARCHITETTURA DEI CALCOLATORI lezione n 12

Transcript:

Barrare una sola risposta per ogni domanda Il punteggio finale è -1 (n. di risposte errate + n. domande lasciate in bianco) Usare lo spazio bianco sul retro del foglio per appunti, se serve Se prendo un circuito in forma SP a due livelli di logica e sostituisco ciascuna porta AND e OR che lo compone con una porta NOR (senza cambiare i collegamenti) ottengo: Un circuito a due livelli di logica che riconosce Un circuito a più di due livelli di logica che riconosce Un circuito che riconosce un insieme diverso di stati di ingresso Una rete a due livelli di logica la cui uscita è presa da una porta XNOR Può essere soggetta ad alee statiche del primo ordine soltanto sul livello sul livello 1 Può essere soggetta ad AS 1 ordine su entrambi i livelli Dato un sommatore a 1 cifra in base 3 il cui stato di ingresso è x=1, y=1 Cin=, lo stato di uscita è: Cout=, S=11 Cout=1, S= Cout=1, S=11 La sequenza di bit 11111 rappresenta: Un numero intero negativo in base 2 Un numero intero negativo in base 16 Un numero naturale in base 1 e codifica BCD Qualunque delle precedenti Sia dato un latch SR implementato a porte NAND, inizializzato a 1 al reset asincrono. La sequenza di ingressi, fornita nel rispetto dei vincoli di temporizzazione, è sr=, 1, 11, 1, 11, 1,. Quanto vale l uscita q alla fine? 1 Un valore casuale non prevedibile a priori Oscilla continuamente reg [3:] RR; [ ] S: begin RR<=; STAR<=S1; end S1: begin RR<=RR+1; STAR<=(RR==1)?S2:S1; end S2: begin Dato il pezzo di descrizione riportato sopra, quanto vale il contenuto del registro RR nello stato S2? 1 11 9 Detto t l istante in cui si ha il fronte di salita del clock, l uscita di una rete sequenziale sincronizzata di Moore va a regime all istante: t t+t propagation t+t hold Un consumatore che ha un handshake soc/eoc con un produttore può prelevare il dato corretto quando: soc=1 soc= eoc=1 eoc= Alla fine della fase di chiamata (o fetch, o prelievo) il registro IP contiene di norma l indirizzo: Dell istruzione la cui fase di esecuzione sta per iniziare Della prossima istruzione da eseguire, ammesso che il flusso del programma prosegua in sequenza Dell ultima istruzione eseguita per intero E sempre possibile realizzare una rete sequenziale asincrona che riconosca una sequenza di stati di ingresso X(1),, X(N) distinti, tale che X(j) è adiacente ad X(j+1). Vero Falso

Cognome e nome: Matricola: Consegna: Sì No ---------------------------------------------------------------------------------------

Domande di Reti Logiche - compito dell 11/1/216 Barrare una sola risposta per domanda Il punteggio finale è -1 (n. di risposte errate + n. domande lasciate in bianco) Usare lo spazio bianco sul retro del foglio per appunti, se serve Una rete a due livelli di logica la cui uscita è presa da una porta XOR Può essere soggetta ad alee statiche del primo ordine su entrambi i livelli sul livello 1 sul livello reg [3:] RR; [ ] S: begin RR<=1; STAR<=S1; end S1: begin RR<=RR-1; STAR<=(RR==)?S2:S1; end S2: begin Dato il pezzo di descrizione riportato sopra, quanto vale il contenuto del registro RR nello stato S2? 15 7 Dato un sommatore a 1 cifra in base 4 il cui stato di ingresso è x=1, y=1 Cin=, lo stato di uscita è: Cout=, S=11 Cout=1, S= Cout=1, S=11 Detto t l istante in cui si ha il fronte di salita del clock, l uscita di una rete sequenziale sincronizzata di Mealy Ritardato va a regime all istante: t t+t propagation t+t hold Sia dato un latch SR implementato a porte NAND, inizializzato a 1 al reset asincrono. La sequenza di ingressi, fornita nel rispetto dei vincoli di temporizzazione, è sr=, 1, 11, 1, 11, 1,. Quanto vale l uscita q alla fine? 1 Un valore casuale non prevedibile a priori Oscilla continuamente E sempre possibile realizzare una rete sequenziale asincrona che riconosca una sequenza di stati di ingresso X(1),, X(N) distinti. Vero Falso Se prendo un circuito in forma PS a due livelli di logica e sostituisco ciascuna porta AND e OR che lo compone con una porta NOR (senza cambiare i collegamenti) ottengo: Un circuito a due livelli di logica che riconosce Un circuito a più di due livelli di logica che riconosce Un circuito che riconosce un insieme diverso di stati di ingresso Un consumatore che ha un handshake /dav-rfd con un produttore può prelevare il dato corretto quando: /dav=1, rfd=1 /dav=1, rfd= /dav=, rfd=1 /dav=, rfd= Alla fine della fase di chiamata (o fetch, o prelievo) il registro IP contiene di norma l indirizzo: Dell ultima istruzione eseguita per intero Della prossima istruzione da eseguire, ammesso che il flusso del programma prosegua in sequenza Dell istruzione la cui fase di esecuzione sta per iniziare La sequenza di bit 11111 rappresenta: Un numero intero in base 2 Un numero naturale in base 2 Un numero naturale in base 1 e codifica BCD Qualunque delle precedenti

Cognome e nome: Matricola: Consegna: Sì No ---------------------------------------------------------------------------------------

Domande di Reti Logiche - compito dell 11/1/216 Barrare una sola risposta per domanda Il punteggio finale è -1 (n. di risposte errate + n. domande lasciate in bianco) Usare lo spazio bianco sul retro del foglio per appunti, se serve Se prendo un circuito in forma SP a due livelli di logica e sostituisco ciascuna porta AND e OR che lo compone con una porta NAND (senza cambiare i collegamenti) ottengo: Un circuito a due livelli di logica che riconosce Un circuito a più di due livelli di logica che riconosce Un circuito che riconosce un insieme diverso di stati di ingresso Una rete a due livelli di logica la cui uscita è presa da una porta NOR Può essere soggetta ad alee statiche del primo ordine soltanto sul livello sul livello 1 Può essere soggetta ad AS 1 ordine su entrambi i livelli reg [3:] RR; [ ] S: begin RR<=1; STAR<=S1; end S1: begin RR<=RR+1; STAR<=(RR==1)?S2:S1; end S2: begin Dato il pezzo di descrizione riportato sopra, per quanti clock la rete resta in S1? 1 11 9 Detto t l istante in cui si ha il fronte di salita del clock, l uscita di una rete sequenziale sincronizzata di Moore va a regime: All istante t All istante t+t propagation Un po dopo t+t propagation Dato un sommatore a 1 cifra in base 3 il cui stato di ingresso è x=1, y=1 Cin=1, lo stato di uscita è: Cout=, S=11 Cout=1, S= Cout=1, S=11 La sequenza di bit 111111 rappresenta: Un numero intero positivo in base 4 Un numero intero positivo in base 16 Un numero naturale in base 1 e codifica BCD Sia dato un latch SR implementato a porte NAND, inizializzato a 1 al reset asincrono. La sequenza di ingressi, fornita nel rispetto dei vincoli di temporizzazione, è sr=, 1, 11, 1, 11, 1,. Quanto vale l uscita q alla fine? 1 Un valore casuale non prevedibile a priori Oscilla continuamente Un produttore che ha un handshake soc/eoc con un consumatore deve tenere costante il proprio dato di uscita quando: eoc=1 eoc= soc= soc=1 Alla fine della fase di chiamata (o fetch, o prelievo) il registro IP contiene di norma l indirizzo: Dell istruzione la cui fase di esecuzione sta per iniziare Della prossima istruzione da eseguire, ammesso che il flusso del programma prosegua in sequenza Dell ultima istruzione eseguita per intero E sempre possibile realizzare una rete sequenziale asincrona che riconosca una sequenza di stati di ingresso X(1),, X(N) distinti, tale che X(j) è adiacente ad X(j+1). Vero Falso

Cognome e nome: Matricola: Consegna: Sì No ---------------------------------------------------------------------------------------

Domande di Reti Logiche - compito dell 11/1/216 Barrare una sola risposta per domanda Il punteggio finale è -1 (n. di risposte errate + n. domande lasciate in bianco) Usare lo spazio bianco sul retro del foglio per appunti, se serve Una rete a due livelli di logica la cui uscita è presa da una porta NAND Può essere soggetta ad alee statiche del primo ordine su entrambi i livelli Sia dato un latch SR implementato a porte NAND, inizializzato a 1 al reset asincrono. La sequenza di ingressi, fornita nel rispetto dei vincoli di temporizzazione, è sr=, 1, 11, 1, 11, 1,. Quanto vale l uscita q alla fine? sul livello 1 1 sul livello Un valore casuale non prevedibile a priori Oscilla continuamente reg [3:] RR; [ ] S: begin RR<=1; STAR<=S1; end S1: begin RR<=RR-1; STAR<=(RR==)?S2:S1; end S2: begin Dato il pezzo di descrizione riportato sopra, per quanti clock la rete resta in S1? 1 11 9 Dato un sommatore a 1 cifra in base 4 il cui stato di ingresso è x=1, y=1 Cin=1, lo stato di uscita è: Cout=, S=11 Cout=1, S= Cout=1, S=11 Detto t l istante in cui si ha il fronte di salita del clock, l uscita di una rete sequenziale sincronizzata di Mealy Ritardato va a regime: All istante t All istante t+t propagation Un po dopo t+t propagation Non è sempre possibile realizzare una rete sequenziale asincrona che riconosca una sequenza di stati di ingresso X(1),, X(N) distinti. Vero Falso Se prendo un circuito in forma PS a due livelli di logica e sostituisco ciascuna porta AND e OR che lo compone con una porta NOR (senza cambiare i collegamenti) ottengo: Un circuito a due livelli di logica che riconosce Un circuito a più di due livelli di logica che riconosce Un circuito che riconosce un insieme diverso di stati di ingresso Un produttore che ha un handshake /dav-rfd con un consumatore è tenuto a mantenere fermo il dato in uscita quando: /dav=, rfd= /dav=, rfd=1 /dav=1, rfd= /dav=1, rfd=1 Alla fine della fase di chiamata (o fetch, o prelievo) il registro IP contiene di norma l indirizzo: Dell ultima istruzione eseguita per intero Della prossima istruzione da eseguire, ammesso che il flusso del programma prosegua in sequenza Dell istruzione la cui fase di esecuzione sta per iniziare La sequenza di bit 111111 rappresenta: Un numero intero negativo in base 4 Un numero intero positivo in base 16 Un numero naturale in base 1 e codifica BCD

Cognome e nome: Matricola: Consegna: Sì No ---------------------------------------------------------------------------------------